Intel P6
Production | 1er novembre 1995 |
---|---|
Fabricant | Intel |
Fréquence | 233 MHz à 1,40 GHz |
---|---|
Fréquence du FSB | 66 MT/s à 133 MT/s |
Largeur bus données | 64 bits |
Largeur bus adresse | 36 bits |
Niveau 1 | Pentium Pro : 16 ko Pentium II/III : 32 ko Pentium M : 64 ko |
---|---|
Niveau 2 | 128 ko à 512 ko 256 ko à 2048 ko (Xeon) |
Finesse de gravure | 350 nm à 130 nm |
---|---|
Cœur | 1 |
Socket(s) |
Architecture | x86-16 IA-32 |
---|---|
Extensions | MMX (Pentium II/III/M) SSE (Pentium III/M) SSE2 (Pentium M) |
Micro-architecture | P6 |
Variantes |
|
---|
La microarchitecture P6 est une architecture de microprocesseurs x86 d'Intel[1], utilisée dans les processeurs Pentium Pro, Pentium II, Pentium III, Pentium M, Core 1, et certains Pentium Dual-Core et Celeron[2],[3].
Caractéristiques
[modifier | modifier le code]Pour les Pentium Pro et Pentium II :
- décodage des instructions x86 en micro-opérations (en) calibrées ;
- réorganisation dynamique du code out of order ;
- Extension d'adresse physique (EAP) et un bus d'adresse 36 bits plus large pour prendre en charge 64 Go de mémoire physique ;
- Renommage de registres, ce qui a permis une exécution plus efficace de plusieurs instructions dans le pipeline ;
- 32 bits sur les entiers, tout comme le 386 ;
- 1 ALU « rapide » et 1 ALU complexe ;
- 1 FPU.
- Instructions CMOV, qui sont largement utilisées dans l'optimisation du compilateur ;
- Autres nouvelles instructions : FCMOV, FCOMI/FCOMIP/FUCOMI/FUCOMIP, RDPMC, UD2 ;
- Nouvelles instructions dans le coeur Pentium II Deschutes : MMX, FXSAVE, FXRSTOR ;
- Nouvelles instructions dans le Pentium III : Streaming SIMD Extensions.
Pentium Pro
[modifier | modifier le code]Pentium II
[modifier | modifier le code]Klamath
[modifier | modifier le code]Gravé en 350 nm.
Deschutes
[modifier | modifier le code]Gravé en 250 nm.
Pentium III
[modifier | modifier le code]Katmai
[modifier | modifier le code]Gravé en 250 nm.
Coppermine
[modifier | modifier le code]Gravé en 180 nm.
Tualatin
[modifier | modifier le code]Gravé en 130 nm.
Évolution : variante Pentium M
[modifier | modifier le code]Les Pentium 4 mobiles d'architecture NetBurst s'étant avérés trop énergivores (consommation électrique et déperdition calorifique élevées de l'architecture NetBurst), Intel a ressorti l'architecture Intel P6 sous la forme du Pentium M.
Par rapport au Pentium III, cette architecture apporte :
- une meilleure prédiction de branchement, issue du Pentium 4 et améliorée à plusieurs niveaux ;
- la fusion des micro-opérations ;
- un bus système quad data rate (QDR), lui aussi issu du Pentium 4.
Banias
[modifier | modifier le code]Gravé en 130 nm.
Dothan
[modifier | modifier le code]Le Dothan est un die shrink du Banias gravé en 90 nm.
Yonah
[modifier | modifier le code]Gravé en 65 nm.
Sossaman
[modifier | modifier le code]Xeon basé sur Yonak, gravé en 65 nm.
Notes et références
[modifier | modifier le code]Voir aussi
[modifier | modifier le code]Liens externes
[modifier | modifier le code]- (en) « L'architecture des P6 expliquée », sur arstechnica (consulté le )
- (en) « Le Pentium M lors de sa sortie avec la plateforme Centrino », sur arstechnica (consulté le )
- (en) « Le Pentium M resitué sans la saga des Pentium », sur arstechnica (consulté le )